Аннотация программы

ЦИФРОВАЯ ОБРАБОТКА ДАННЫХ ПРИ ПОМОЩИ СБИС 

Дополнительная  профессиональная программа

Целевая аудитория: лица, имеющие или получающих высшее образование, специалисты в области информационных технологий и микроэлектроники,  преподаватели колледжей, техникумов, вузов, аспиранты и магистры, сотрудники компаний по выпуску программного и аппаратного обеспечения высокопроизводительных вычислительных систем (инженеры, менеджеры проектов, руководители групп разработки).

Цель программы: получение дополнительных знаний в области проектирования СБИС, формирования понимания основных концепций и методологии разработки СБИС на языке VHDL, развитие первоначальных практических навыков по применению VHDL при решении практических задач.

Области профессиональной деятельности: электроника и радиотехника, программирование и создание ИТ-продуктов, цифровая обработка данных, интернет вещей, распределенные вычисления, участие в разработке программного и аппаратного обеспечения ЭВМ, преподавание основ проектирования СБИС.

Содержание дисциплины: Классификация современных логических схем, Обзор базовых логических схем микроэлектроники, Вентили «не», «буфер», «и», «или», «исключающее или», «и-не», «или-не», Мультиплексоры, Демультиплексоры, Шифраторы, Дешифраторы, Триггеры, Регистры, Счетчики, Синтез универсальных комбинационных схем на основе мультиплексоров, Синтез универсальных комбинационных схем на основе шифраторов и дешифраторов, Синхронные и асинхронные схемы, Конечный автомат Мили, Конечный автомат Мура, Интегрированная среда разработки сверхбольших интегральных схем Xilinx ISE 14.7 , Симуляция схемы, Имплементация схемы, Прошивка схемы в FPGA, Специфика языка описания аппаратуры, Структура проекта VHDL, Типы данных VHDL, Последовательные и параллельные процессы в VHDL, Реализация конструкций ветвления в VHDL, Реализация циклических конструкций в VHDL, Параметризованные модули в VHDL, Атрибуты сигналов в VHDL, Модульное проектирование в VHDL, Сложение и вычитание двоичных чисел, Перемножение двоичных чисел, Деление двоичных чисел, Сравнение двоичных чисел, Кодирование отрицательных чисел в двоичной системе счисления, Представление рациональных чисел в двоичной системе счисления, Модулярная арифметика, Цифровые фильтры.

В рамках данной дисциплины предполагается изучение основных логических функций, методы синтеза логических устройств высокой степени сложности с применением языка проектирования VHDL. Для закрепления изученного материала предполагается выполнение лабораторных работ с использованием современной системы проектирования СБИС Xilinx ISE 14.7.